Silicon Labs推出新型晶体振荡器

2013-05-31 来源:微波射频网 字号:

Silicon Labs(芯科实验室有限公司, NASDAQ: SLAB)推出新型晶体振荡器(XO)系列产品,可为10G、40G和100G云端运算和网络设备应用提供超低抖动参考时序。新型Si535和Si536 XO采用Silicon Labs备受肯定的DSPLL®技术,提供无与伦比的性能、稳定性和弹性,非常适用于10/40G数据中心核心/存取交换机、储存局域网络设备、安全路由器、企业交换机/路由器,以及电信级以太网络交换机和路由器等应用。

为了满足基于云端运算服务的迅速成长需求,数据中心设备正转移到更高速率序列数据传输,通常为10G或更快;另一个显著趋势则是把交换、储存和运算资源合并成少数组件,以将能源效率达到最高。以上趋势使具备高速SerDes技术的处理器、以太网络交换机IC和FPGA要求更低的抖动时序参考,而Silicon Labs Si535/536振荡器提供超低抖动和±20ppm稳定性,完全满足最先进云端运算和网络设备的需求。

Si535/536 XO为常见的以太网络和光纤信道参考频率提供极佳的抖动性能,在10kHz-1MHz时,抖动有效值小于200fs。Si535/536振荡器工作于2.5V和3.3V电压下,支持LVDS和LVPECL输出格式,并提供±20ppm和±31.5ppm总体稳定性,能简单的连结各种处理器、交换机、PHY和FPGA。与Silicon Labs Si533xx差动频率缓冲器配合使用时,Si535/536 XO可为需要多个高性能参考频率的SoC提供低抖动频率生成和分配。

Si535/536振荡器采用Silicon Labs DSPLL专利技术,在高速差动频率下可提供低抖动频率。传统XO在每一个输出频率上都需要不同的晶体,而Si535/536 XO采用相同固定频率晶体,提供绝佳的稳定性和可靠性,并利用DSPLL IC生成任意输出频率。此外,DSPLL频率合成器提供极佳的电源噪声抑制能力,在数据中心和网络系统的噪声环境下更容易生成低抖动频率。

基于DSPLL技术的振荡器可提供任何输出频率,与其他厂牌的低抖动XO不同的是,其无需切割和调谐特定的三阶谐波(OT)晶体或表面声波(SAW)组件。Silicon Labs基于混合讯号IC技术可简化工厂编程,解决客制化振荡器交货期的冗长问题。Si535/536 XO样品可于两周内交货,为高性能频率控制产业提供最短交货时间。

Silicon Labs副总裁暨时序产品总经理Mike Petrowski表示,“云端运算交换机、路由器和储存设备正转移到更高速率的序列数据链路,因此对高性能时序的需求不断提高。通过优异性能、简单的组件客制化和高效的生产流程,我们为标准化和客制化的任意频率XO提供最短、最可靠的交货周期,并为客户缩短产品设计流程,解决令人头疼的供应链问题。”

主题阅读: 芯科实验室  晶体振荡器